[µ¥ÀÌÅͳÝ] ÀúÀü·Â ÇÁ·Î±×·¡¸Óºí ¼Ö·ç¼Ç ¼±µµ±â¾÷ ·¡Æ¼½º¹ÝµµÃ¼´Â MIPI D-PHY ±â¹Ý ÀÓº£µðµå ºñÀü ½Ã½ºÅÛÀ» À§ÇÑ Å©·Î½º¸µÅ©Ç÷¯½º(CrossLinkPlus) FPGA Á¦Ç°±ºÀ» ¹ßÇ¥Çß´Ù.
Å©·Î½º¸µÅ©Ç÷¯½º µð¹ÙÀ̽º´Â Çõ½ÅÀûÀÎ ÀúÀü·Â FPGA Á¦Ç°À¸·Î, ÀνºÅÏÆ®-¿Â ÆгΠµð½ºÇ÷¹ÀÌ ¼º´ÉÀ» À§ÇÑ ³»ÀåÇü Ç÷¡½Ã ¸Þ¸ð¸®¿Í Çϵå¿þ¾î ±â¹ÝÀÇ MIPI D-PHY ¹× °í¼Ó I/O¸¦ ºñ·ÔÇØ À¯¿¬ÇÑ ¿Â-µð¹ÙÀ̽º(on-device) ÇÁ·Î±×·¡¹Ö ±â´ÉÀÌ Æ¯Â¡ÀÌ´Ù.
ÀÌ¿Í ÇÔ²² ·¡Æ¼½º´Â Áï½Ã »ç¿ëÇÒ ¼ö ÀÖ´Â IP¿Í ·¹ÆÛ·±½º µðÀÚÀεµ ÇÔ²² Á¦°øÇÔÀ¸·Î½á °í°´ÀÌ »ê¾÷, ÀÚµ¿Â÷, ÄÄÇ»ÆÃ, ÄÁ¼ö¸Ó ¾ÖÇø®ÄÉÀ̼ÇÀ» À§ÇÑ °ÈµÈ ¼¾¼ ¹× µð½ºÇ÷¹ÀÌ ºê¸®Â¡°ú ¾Ö±×¸®°ÔÀ̼Ç, ±â´É ºÐÇÒ, ±× ¹Û¿¡ ÀϹÝÀûÀÎ ¿ä±¸»çÇ×µéÀ» º¸´Ù ½Å¼ÓÇÏ°Ô ±¸ÇöÇÒ ¼ö ÀÖ°Ô Çß´Ù.
°³¹ßÀÚµéÀº ÀÓº£µðµå ºñÀü ½Ã½ºÅÛ¿¡ ¿©·¯ À̹ÌÁö ¼¾¼³ª µð½ºÇ÷¹À̸¦ Ãß°¡ÇÔÀ¸·Î½á »ç¿ëÀÚ °æÇèÀº °ÈÇÏ¸é¼ ´Ù¸¥ ÇÑÆíÀ¸·Î ½Ã½ºÅÛ ºñ¿ë°ú Àü·Â ¿¹»ê¿¡ ´ëÇÑ ¿ä±¸»çÇ×µéÀº ÃæÁ·Çϱ⸦ ¿øÇÑ´Ù. ·¡Æ¼½º´Â Å©·Î½º¸µÅ©Ç÷¯½º FPGA·Î ÀÌ¿Í °°Àº ¿ä±¸¸¦ ÃæÁ·ÇÑ´Ù.
3.5x3.5mmÀÇ ¼ÒÇü Å©±â¿¡ 300µW ÀÌÇÏÀÇ ÀúÀü·Â Ư¼ºÀ» ³ªÅ¸³»´Â Å©·Î½º¸µÅ©Ç÷¯½º Á¦Ç°±ºÀº Çϵå¿þ¾î ±â¹ÝÀÇ MIPI D-PHY¿Í ÇÔ²² ¿ÀÇÂLDI¿Í RGB °°Àº ÀÎÅÍÆäÀ̽º¸¦ À§ÇÑ ¹æ´ëÇÑ °í¼Ó I/O, ±×¸®°í ¿ÂĨ ºñÈֹ߼º Ç÷¡½Ã ¸Þ¸ð¸®¸¦ Áö¿øÇϱ⠶§¹®¿¡ ÀÓº£µðµå ºñÀü ¾ÖÇø®ÄÉÀ̼ǿ¡ ƯÈ÷ ÀûÇÕÇÏ´Ù. Å©·Î½º¸µÅ©Ç÷¯½º´Â ÀÌ ¿ÂĨ Ç÷¡½Ã ¸Þ¸ð¸®¸¦ ÅëÇØ ÀνºÅÏÆ®-¿Â ±â´ÉÀ» Áö¿øÇϸç, »ç¿ëÀÚ°¡ µð¹ÙÀ̽º¸¦ À¶Å뼺 ÀÖ°Ô ÀçÇÁ·Î±×·¡¹Ö ÇÒ ¼ö ÀÖµµ·Ï ÇÑ´Ù.
·¡Æ¼½º ÆäÀÌÁÖ Ä¡¾Ó(Peiju Chiang) Á¦Ç° ¸¶ÄÉÆà ¸Å´ÏÀú´Â “MIPI »ýÅ°谡 ÁÖµµÇÏ´Â ±Ô¸ðÀÇ °æÁ¦ È¿°ú¸¦ OEMµéÀÌ ´©·Áº¸°íÀÚ ÇÏ´Â ¿òÁ÷ÀÓÀÌ È®´ëµÇ¸é¼ »ê¾÷¿ë Á¦¾î Àåºñ µð½ºÇ÷¹À̺ÎÅÍ ÀΰøÁö´É º¸¾È Ä«¸Þ¶ó±îÁö ´Ù¾çÇÑ ¾ÖÇø®ÄÉÀ̼ǿ¡¼ MIPI D-PHY »ç¿ëÀÌ À¯Çàó·³ ¹øÁö°í ÀÖ´Ù”¸ç “·¡Æ¼½ºÀÇ »õ·Î¿î Å©·Î½º¸µÅ©Ç÷¯½º FPGA´Â FPGAÀÇ À¯¿¬ÇÑ ÇÁ·Î±×·¥ °¡´É¼º°ú ½Å¼ÓÇÑ º´·Ä ó¸® ´É·Â¿¡ ºñÀü ¾ÖÇø®ÄÉÀ̼ǿ¡ ƯÈÇÑ Çϵå¿þ¾î, ¼ÒÇÁÆ®¿þ¾î, »çÀü °ËÁõµÈ IP ±×¸®°í ·¹ÆÛ·±½º µðÀÚÀÎÀ» °áÇÕÇß´Ù. ÀÌ·Î ÀÎÇØ OEMµéÀº º¸´Ù ¸¹Àº ½Ã°£À» Çõ½ÅÀûÀÎ ¾ÖÇø®ÄÉÀÌ¼Ç ±¸Çö¿¡¸¸ ÁýÁßÇÏ°í, °æÀï Á¦Ç°°úÀÇ Â÷º°È¿¡ ±â¿©ÇÏÁö ¾Ê´Â Ç¥ÁØ ±â´ÉÀ» ±¸ÇöÇϱâ À§ÇÑ ½Ã°£Àº ÁÙÀÏ ¼ö ÀÖ°Ô µÆ´Ù”°í ¸»Çß´Ù. |