Ȩ > ´º½º > ´º½º > ¹ÝµµÃ¼/ºÎÇ°
  • Æ®À§ÅÍ
  • ÆäÀ̽ººÏ
  • ±¸Ç÷¯½º
  • ³×À̹ö¹êµå
  • Ä«Ä«¿À½ºÅ丮
     
¾Æ³ª·Î±×µð¹ÙÀ̽º, ÀÚÀϸµ½º FPGA ȣȯ ¼³°è Ç÷§Æû °ø°³
2014³â 09¿ù 16ÀÏ 16:50:56 ¿ÀÇö½Ä ±âÀÚ hyun@datanet.co.kr

¾Æ³ª·Î±×µð¹ÙÀ̽º(www.analog.com)´Â Áö³­ 9¿ù 11ÀϺÎÅÍ ÁøÇàµÈ 2014¿¡ºê³Ý X-Æ佺Ʈ ±â¼ú ±³À° ¼¼¹Ì³ª¿¡¼­ ÀÚÀϸµ½º FPGA(field-programmable gate arrays)¿Í ȣȯ °¡´ÉÇÑ ¼ÒÇÁÆ®¿þ¾î-µðÆÄÀÎµå ·¹À̵ð¿À(SDR), GSPS µ¥ÀÌÅÍ ¼öÁý ¼Ö·ç¼Ç ¹× RF ½ÅÈ£ ó¸® ºÎÇ°¿ë °í¼Ó ÇÁ·ÎÅäŸÀÌÇÎ Ç÷§ÆûÀ» ¼±º¸¿´´Ù.

X-Æ佺Ʈ´Â ÀÚÀϸµ½º ±â¹ÝÀÇ FPGA ¼³°è Ç÷§Æû ÀÓº£µðµå ½Ã½ºÅÛ ¿£Áö´Ï¾î¸¦ À§ÇÑ ¹«·á ±³À° ¼¼¹Ì³ª´Ù. ¾Æ³ª·Î±×µð¹ÙÀ̽º´Â 2014 X-Æ佺ƮÀÇ Ç÷¡Æ¼³Ñ ½ºÆù¼­·Î ÀÚÀϸµ½º ¹× ¸Å½º¿÷½º(MathWorks)¿Í Çù·ÂÇØ ¿ÃÇØ 9¿ùºÎÅÍ 2015³â 2¿ù±îÁö ¹Ì±¹, À¯·´, ¾Æ½Ã¾Æ µîÁöÀÇ 37°³ÀÇ µµ½Ã¿¡¼­ ±³À° ÀÚ·á ¹× ±â¼ú µ¥¸ð¸¦ ¹ßÇ¥ÇÒ ¿¹Á¤À̸ç, 2014 X-Æ佺Ʈ¿¡¼­ ¾Æ³ª·Î±×µð¹ÙÀ̽º´Â FPGA ¿¬°á¼ºÀ» Á¦°øÇÏ´Â ´Ù¾çÇÑ ½Å±Ô ¼Ö·ç¼ÇÀ» ½Ã¿¬ÇÏ°í ÀÖ´Ù. X-Æ佺Ʈ ±â°£ µ¿¾È, ¾Æ³ª·Î±×µð¹ÙÀ̽ºÀÇ ¿£Áö´Ï¾îµéÀº ÀÓº£µðµå ¼³°èÀÚ¿¡°Ô FMC(FPGA mezzanine cards) º¸µå, FMC ÀÎÅÍÆ÷Àú ¹× Pmod I/O °³¹ß º¸µåÀÇ »ç¿ëÀ» ÅëÇØ ÀÚÀϸµ½º FPGA Ç÷§Æû¿¡ ADIÀÇ ¾Æ³¯·Î±× ºÎÇ° ¿¬°áÀ» º¸´Ù ½±°Ô ÇÒ ¼ö ÀÖ´ÂÁö ¼Ò°³ÇÑ´Ù.
 

¿ÀÇö½Ä ±âÀÚÀÇ ´Ù¸¥±â»ç º¸±â  
¨Ï µ¥ÀÌÅͳÝ(http://t564.ndsoftnews.com) ¹«´ÜÀüÀç ¹× Àç¹èÆ÷±ÝÁö | ÀúÀ۱ǹ®ÀÇ  

     

Àαâ±â»ç

 
°¡Àå ¸¹ÀÌ º» ±â»ç
Àλ硤µ¿Á¤¡¤ºÎÀ½
Àüü±â»çÀÇ°ß(0)  
 
   * 200ÀÚ±îÁö ¾²½Ç ¼ö ÀÖ½À´Ï´Ù. (ÇöÀç 0 byte/ÃÖ´ë 400byte)
   * ¿å¼³µî ÀνŰø°Ý¼º ±ÛÀº »èÁ¦ ÇÕ´Ï´Ù. [¿î¿µ¿øÄ¢]
Àüü±â»çÀÇ°ß(0)
»ç¸í: (ÁÖ)È­»ê¹Ìµð¾î | ÁÖ¼Ò: ¼­¿ï½Ã °­³²±¸ °­³²´ë·Î 124±æ 26 À¯¼ººôµù 2Ãþ | ÀüÈ­: 070-8282-6180 | Æѽº: 02-3446-6170
µî·Ï¹øÈ£: ¼­¿ï¾Æ03408 | µî·Ï³â¿ùÀÏ: 2014³â 11¿ù 4ÀÏ | ¹ßÇà³â¿ùÀÏ: 2003³â 12¿ù 17ÀÏ | »ç¾÷ÀÚµî·Ï¹øÈ£: 211-88-24920
¹ßÇàÀÎ/ÆíÁýÀÎ: Á¤¿ë´Þ | Åë½ÅÆǸž÷½Å°í: ¼­¿ï°­³²-01549È£ | °³ÀÎÁ¤º¸°ü¸® ¹× û¼Ò³âº¸È£ Ã¥ÀÓÀÚ: ¹ÚÇϼ® | È£½ºÆà »ç¾÷ÀÚ: (ÁÖ)¾ÆÀ̳×ÀÓÁî
Copyright ¨Ï 2010 µ¥ÀÌÅͳÝ. All rights reserved. mail to webmaster@datanet.co.kr